豚吐露@wiki
manual
最終更新:
ohden
-
view
個人利用を目的に英文のmanualをweb翻訳などを利用して翻訳したもののメモです。
なので、誤訳などあっても保証できません。てことを前提にご利用ください。
なので、誤訳などあっても保証できません。てことを前提にご利用ください。
TPIC6B595 Power Logic 8-Bit Shift Register
1 Features
Low rDS(on),5 Ω (Typical)
Avalanche Energy, 30 mJ
Eight Power DMOS Transistor Outputs of 150-mA Continuous Current
Output Clamp Voltage, 50 V
Devices are Cascadable
Low-Power Consumption
Avalanche Energy, 30 mJ
Eight Power DMOS Transistor Outputs of 150-mA Continuous Current
Output Clamp Voltage, 50 V
Devices are Cascadable
Low-Power Consumption
2 Application
Instrumentation Clusters
Tell-Tale Lamps
LED Illumination and Controls
Automotive Relay or Solenoids Drivers
Tell-Tale Lamps
LED Illumination and Controls
Automotive Relay or Solenoids Drivers
3 Description
The TPIC6B595 device is a monolithic, high-voltage, medium-current power 8-bit shift register designed for use in systems that require relatively high load power.
The device contains a built-in voltage clamp on the outputs for inductive transient protection.
Power driver applications include relays, solenoids, and other medium current or high-voltage loads.
TPIC6B595デバイスは、比較的高い負荷電力を必要とするシステムで使用するように設計された、モノリシックの高電圧、中電流電力の8ビットシフトレジスタです。
このデバイスは、誘導性過渡保護のために、出力に電圧クランプを内蔵しています。
パワードライバーアプリケーションには、リレー、ソレノイド、およびその他の中電流または高電圧負荷が含まれます。
The device contains a built-in voltage clamp on the outputs for inductive transient protection.
Power driver applications include relays, solenoids, and other medium current or high-voltage loads.
TPIC6B595デバイスは、比較的高い負荷電力を必要とするシステムで使用するように設計された、モノリシックの高電圧、中電流電力の8ビットシフトレジスタです。
このデバイスは、誘導性過渡保護のために、出力に電圧クランプを内蔵しています。
パワードライバーアプリケーションには、リレー、ソレノイド、およびその他の中電流または高電圧負荷が含まれます。
This device contains an 8-bit serial-in, parallel-out shift register that feeds an 8-bit D-type storage register.
Data transfers through the shift and storage registers on the rising edge of the shift-register clock (SRCK) and the register clock (RCK), respectively.
このデバイスには、8ビットのDタイプのストレージレジスタに信号を供給する8ビットのシリアルイン、パラレルアウトシフトレジスタが含まれています。
データは、シフトレジスタクロック(SRCK)とレジスタクロック(RCK)の立ち上がりエッジで、それぞれシフトレジスタとストレージレジスタを介して転送されます。
Data transfers through the shift and storage registers on the rising edge of the shift-register clock (SRCK) and the register clock (RCK), respectively.
このデバイスには、8ビットのDタイプのストレージレジスタに信号を供給する8ビットのシリアルイン、パラレルアウトシフトレジスタが含まれています。
データは、シフトレジスタクロック(SRCK)とレジスタクロック(RCK)の立ち上がりエッジで、それぞれシフトレジスタとストレージレジスタを介して転送されます。
The storage register transfers data to the output buffer when shift-register clear (SRCLR) is high.
When SRCLR is low, the input shift register is cleared.
When output enable (G) is held high, all data in the output buffers is held low and all drain outputs are off.
When G is held low, data from the storage register is transparent to the output buffers.
When data in the output buffers is low, the DMOS-transistor outputs are off.
When data is high, the DMOS transistor outputs have sink-current capability.
The serial output (SER OUT) allows for cascading of the data from the shift register to additional devices.
ストレージレジスタは、シフトレジスタクリア(SRCLR)がハイのときにデータを出力バッファに転送します。
SRCLRがローの場合、入力シフトレジスタはクリアされます。
出力イネーブル(G)がハイに保持されると、出力バッファ内のすべてのデータがローに保持され、すべてのドレイン出力がオフになります。
Gがローに保持されている場合、ストレージレジスタからのデータは出力バッファに対して透過的です。
出力バッファのデータが低い場合、DMOSトランジスタ出力はオフになります。
データがハイの場合、DMOSトランジスタ出力にはシンク電流能力があります。
シリアル出力(SER OUT)により、シフトレジスタから追加のデバイスにデータをカスケードできます。
When SRCLR is low, the input shift register is cleared.
When output enable (G) is held high, all data in the output buffers is held low and all drain outputs are off.
When G is held low, data from the storage register is transparent to the output buffers.
When data in the output buffers is low, the DMOS-transistor outputs are off.
When data is high, the DMOS transistor outputs have sink-current capability.
The serial output (SER OUT) allows for cascading of the data from the shift register to additional devices.
ストレージレジスタは、シフトレジスタクリア(SRCLR)がハイのときにデータを出力バッファに転送します。
SRCLRがローの場合、入力シフトレジスタはクリアされます。
出力イネーブル(G)がハイに保持されると、出力バッファ内のすべてのデータがローに保持され、すべてのドレイン出力がオフになります。
Gがローに保持されている場合、ストレージレジスタからのデータは出力バッファに対して透過的です。
出力バッファのデータが低い場合、DMOSトランジスタ出力はオフになります。
データがハイの場合、DMOSトランジスタ出力にはシンク電流能力があります。
シリアル出力(SER OUT)により、シフトレジスタから追加のデバイスにデータをカスケードできます。
Outputs are low-side, open-drain DMOS transistors with output ratings of 50 V and 150-mA continuous sink-current capability.
Each output provides a 500-mA typical current limit at TC = 25°C.
The current limit decreases as the junction temperature increases for additional device protection.
出力は、50 Vの出力定格と150 mAの連続シンク電流能力を備えたローサイドオープンドレインDMOSトランジスタです。
各出力は、TC = 25°Cで500 mAの標準電流制限を提供します。
追加のデバイス保護のためにジャンクション温度が上昇すると、電流制限は減少します。
Each output provides a 500-mA typical current limit at TC = 25°C.
The current limit decreases as the junction temperature increases for additional device protection.
出力は、50 Vの出力定格と150 mAの連続シンク電流能力を備えたローサイドオープンドレインDMOSトランジスタです。
各出力は、TC = 25°Cで500 mAの標準電流制限を提供します。
追加のデバイス保護のためにジャンクション温度が上昇すると、電流制限は減少します。
The TPIC6B595 is characterized for operation over the operating case temperature range of −40°C to 125°C.
TPIC6B595は、−40°C〜125°Cの動作ケース温度範囲での動作が特徴です。
TPIC6B595は、−40°C〜125°Cの動作ケース温度範囲での動作が特徴です。
Device Information(1)
PART NUMBER | PACKAGE | BODY SIZE (NOM) |
TPIC6B595 | SOIC (20) | 12.80 mm × 7.50 mm |
PDIP (20) | 24.33 mm × 6.35 mm |
(1) For all available packages, see the orderable addendum at the end of the data sheet.
利用可能なすべてのパッケージについては、データシートの最後にある注文可能な補遺を参照してください。
利用可能なすべてのパッケージについては、データシートの最後にある注文可能な補遺を参照してください。

This symbol is in accordance with ANSI/IEEE Std 91-1984 and IEC Publication 617-12.
この記号は、ANSI / IEEE Std 91-1984およびIEC Publication 617-12に準拠しています。
4 Revision History
5 Pin Configration and Functions
6 Specifications
7 Parameter Measurement Information
8 Detailed Description
8.3 Feature Description
* 8.3.1 Serial-In Interface
This device contains an 8-bit serial-in, parallel-out shift register that feeds an 8-bit D-type storage register.
Data transfers through both the shift and storage registers on the rising edge of the shift register clock (SRCK) and the register clock (RCK), respectively.
The storage register transfers data to the output buffer when shift register clear (SRCLR) is high.
Data transfers through both the shift and storage registers on the rising edge of the shift register clock (SRCK) and the register clock (RCK), respectively.
The storage register transfers data to the output buffer when shift register clear (SRCLR) is high.
8.3.2 Clear Register
A logical low on (SRCLR) clears all registers in the device.
TI suggests clearing the device during power up or initialization.
TI suggests clearing the device during power up or initialization.
8.3.3 Output Control
Holding the output enable (G) high holds all data in the output buffers low, and all drain outputs are off.
Holding (G) low makes data from the storage register transparent to the output buffers.
When data in the output buffers is low, the DMOS transistor outputs are OFF.
When data is high, the DMOS transistor outputs have sink-current capability.
This pin can also be used for global PWM dimming.
Holding (G) low makes data from the storage register transparent to the output buffers.
When data in the output buffers is low, the DMOS transistor outputs are OFF.
When data is high, the DMOS transistor outputs have sink-current capability.
This pin can also be used for global PWM dimming.
8.3.4 Cascaded Application
The serial output (SER OUT) allows for cascading of the data from the shift register to additional devices.
Connect the device (SEROUT) pin to the next device (SERIN) for daisy Chain.
This provides improved performance for applications where clock signals may be skewed, devices are not located near one another, or the system must tolerate electromagnetic interference.
Connect the device (SEROUT) pin to the next device (SERIN) for daisy Chain.
This provides improved performance for applications where clock signals may be skewed, devices are not located near one another, or the system must tolerate electromagnetic interference.
8.3.5 Current Limit Function
Outputs are low-side, open-drain DMOS transistors with output ratings of 50 V and 150-mA continuous sink current capability.
Each output provides a 500-mA typical current limit at TC = 25°C.
The current limit decreases as the junction temperature increases for additional device protection.
Each output provides a 500-mA typical current limit at TC = 25°C.
The current limit decreases as the junction temperature increases for additional device protection.
9 Application and Implementation
NOTE
Information in the following applications sections is not part of the TI component specification, and TI does not warrant its accuracy or completeness.
TI’s customers are responsible for determining suitability of components for their purposes.
Customers should validate and test their design implementation to confirm system functionality.
以下のアプリケーションセクションの情報はTIコンポーネント仕様の一部ではなく、TIはその正確性または完全性を保証しません。
TIのお客様は、コンポーネントの目的への適合性を判断する責任があります。
お客様は、設計の実装を検証およびテストして、システムの機能を確認する必要があります。
Information in the following applications sections is not part of the TI component specification, and TI does not warrant its accuracy or completeness.
TI’s customers are responsible for determining suitability of components for their purposes.
Customers should validate and test their design implementation to confirm system functionality.
以下のアプリケーションセクションの情報はTIコンポーネント仕様の一部ではなく、TIはその正確性または完全性を保証しません。
TIのお客様は、コンポーネントの目的への適合性を判断する責任があります。
お客様は、設計の実装を検証およびテストして、システムの機能を確認する必要があります。
9.1 Application Information
The TPIC6B595 device is a serial-in parallel-out, Power+LogicE 8-bit shift register with low-side switch DMOS outputs rating of a 150 mA per channel.
The device is designed for use in systems that require relatively high load power.
The device contains a built-in voltage clamp on the outputs for inductive transient protection.
Power driver applications include relays, solenoids, and other medium currentor high-voltage loads.
The following focuses on automotive cluster applications for the TPIC6B595 device.
TPIC6B595デバイスは、チャネルあたり150 mAのローサイドスイッチDMOS出力定格を備えた、シリアルインパラレルアウトのPower + LogicE 8ビットシフトレジスタです。
このデバイスは、比較的高い負荷電力を必要とするシステムで使用するように設計されています。
このデバイスは、誘導性過渡保護のために、出力に電圧クランプを内蔵しています。
パワードライバーアプリケーションには、リレー、ソレノイド、およびその他の中電流または高電圧負荷が含まれます。
以下は、TPIC6B595デバイスの自動車用クラスタアプリケーションに焦点を当てています。
The device is designed for use in systems that require relatively high load power.
The device contains a built-in voltage clamp on the outputs for inductive transient protection.
Power driver applications include relays, solenoids, and other medium currentor high-voltage loads.
The following focuses on automotive cluster applications for the TPIC6B595 device.
TPIC6B595デバイスは、チャネルあたり150 mAのローサイドスイッチDMOS出力定格を備えた、シリアルインパラレルアウトのPower + LogicE 8ビットシフトレジスタです。
このデバイスは、比較的高い負荷電力を必要とするシステムで使用するように設計されています。
このデバイスは、誘導性過渡保護のために、出力に電圧クランプを内蔵しています。
パワードライバーアプリケーションには、リレー、ソレノイド、およびその他の中電流または高電圧負荷が含まれます。
以下は、TPIC6B595デバイスの自動車用クラスタアプリケーションに焦点を当てています。
9.2 Typical Application
The typical application of the TPIC6B595 device is the automotive cluster driver.
In this example, two TPIC6B595 power shift registers are cascaded and used to turn on LEDs in the cluster panel.
In this case, the LED must be updated after all 16 bits of data have been loaded into the serial shift registers.
MCU outputs the data to the serial input (SER IN) while clocking the shift register clock (SRCK).
After the 16th clock, a pulse to the register clock (RCK) transfers the data to the storage registers.
If output enable (G) is low, then the LEDs are turned ON corresponding to the status word with ones being ON and zeros OFF.
With this simple scheme, MCU use SPI interface can turn on 16 LEDs using only two ICs as illustrated in Figure 14.
TPIC6B595デバイスの一般的なアプリケーションは、自動車用クラスタドライバです。
この例では、2つのTPIC6B595パワーシフトレジスタがカスケード接続されており、クラスターパネルのLEDをオンにするために使用されています。
この場合、16ビットのデータがすべてシリアルシフトレジスタに読み込まれた後、LEDを更新する必要があります。
MCUは、シフトレジスタクロック(SRCK)にクロックを供給しながら、シリアル入力(SER IN)にデータを出力します。
16番目のクロックの後、レジスタクロック(RCK)へのパルスがデータをストレージレジスタに転送します。
出力イネーブル(G)がローの場合、ステータスワードに対応してLEDがオンになり、1がオン、0がオフになります。
この単純なスキームでは、図14に示すように、SCUインターフェースを使用するMCUは2つのICのみを使用して16個のLEDをオンにすることができます。
In this example, two TPIC6B595 power shift registers are cascaded and used to turn on LEDs in the cluster panel.
In this case, the LED must be updated after all 16 bits of data have been loaded into the serial shift registers.
MCU outputs the data to the serial input (SER IN) while clocking the shift register clock (SRCK).
After the 16th clock, a pulse to the register clock (RCK) transfers the data to the storage registers.
If output enable (G) is low, then the LEDs are turned ON corresponding to the status word with ones being ON and zeros OFF.
With this simple scheme, MCU use SPI interface can turn on 16 LEDs using only two ICs as illustrated in Figure 14.
TPIC6B595デバイスの一般的なアプリケーションは、自動車用クラスタドライバです。
この例では、2つのTPIC6B595パワーシフトレジスタがカスケード接続されており、クラスターパネルのLEDをオンにするために使用されています。
この場合、16ビットのデータがすべてシリアルシフトレジスタに読み込まれた後、LEDを更新する必要があります。
MCUは、シフトレジスタクロック(SRCK)にクロックを供給しながら、シリアル入力(SER IN)にデータを出力します。
16番目のクロックの後、レジスタクロック(RCK)へのパルスがデータをストレージレジスタに転送します。
出力イネーブル(G)がローの場合、ステータスワードに対応してLEDがオンになり、1がオン、0がオフになります。
この単純なスキームでは、図14に示すように、SCUインターフェースを使用するMCUは2つのICのみを使用して16個のLEDをオンにすることができます。
10 Power Supply Recommendations
The TPIC6B595 device is designed to operate from an input voltage supply range from 4.5 V and 5.5 V.
This input supply should be well regulated.
TI recommends placing the ceramic bypass capacitors near the VCC pin.
TPIC6B595デバイスは、4.5 V〜5.5 Vの入力電圧範囲で動作するように設計されています。
この入力電源は十分に調整する必要があります。
TIでは、セラミックバイパスコンデンサをVCCピンの近くに配置することを推奨しています。
This input supply should be well regulated.
TI recommends placing the ceramic bypass capacitors near the VCC pin.
TPIC6B595デバイスは、4.5 V〜5.5 Vの入力電圧範囲で動作するように設計されています。
この入力電源は十分に調整する必要があります。
TIでは、セラミックバイパスコンデンサをVCCピンの近くに配置することを推奨しています。
11 Layout
12 Device and Documentation Support
13 Mechanical, Packaging, and Orderable Information
更新日: 2020年07月05日 (日) 14時14分07秒
添付ファイル